pcb打樣制作的抗干擾設(shè)計(jì)與線路布局有著密不可分的關(guān)系,如何設(shè)計(jì)和能有效減少電路抗干憂的困擾,下面就PCB抗干憂設(shè)計(jì)問題做一個(gè)簡(jiǎn)單的講解!
1、電源線設(shè)計(jì):根據(jù)打樣線路板電流的大小,在設(shè)計(jì)電源線時(shí)盡量加粗電源寬度,適當(dāng)減少環(huán)路電阻,使電源線、地線走向與數(shù)據(jù)傳遞方向一致,這樣設(shè)計(jì)有助于加強(qiáng)抗噪聲能力?! ?/p>
3、退藕電容配置:標(biāo)準(zhǔn)電源輸入端跨接10~100uf的電解電容器,每個(gè)集成電路芯片都應(yīng)布置一個(gè)0.01pF的瓷片電容,遇到印制板空隙不夠時(shí),可在每4~8個(gè)芯片布置一個(gè)1~10pF的但電容,對(duì)于抗噪能力弱、關(guān)斷時(shí)電源變動(dòng)較大的器件,應(yīng)在芯片的的電源線和地線之間直接接入退藕電容,最后切記電容引線不易過長(zhǎng),特別是高頻旁電路電路不能出現(xiàn)引線。